

### Sistemas de Microprocessadores

DEP. DE ENG.ª ELECTROTÉCNICA E DE COMPUTADORES FACULDADE DE CIÊNCIAS E TECNOLOGIA UNIVERSIDADE DE COIMBRA



# Lab 9 – Implementação do MIPS em VHDL e teste na FPGA

Neste trabalho de laboratório vamos trabalhar com um MIPS descrito em VHDL e implementado numa FPGA.

## 1. Descrição da implementação do MIPS em VHDL

O arquivo FPGA\_MIPS.zip fornecido para estes trabalho contém um projecto para o Quatus II¹ com a implementação *single clock cycle* do MIPS em VHDL². Neste trabalho vamos utilizar a implementação dada (fig. 1), não alterando a sua estrutura.



Fig. 1. Implementação single clock cycle do MIPS.

\_

<sup>&</sup>lt;sup>1</sup> Altera Quartus II disponível em: <a href="http://www.deec.uc.pt/~jlobo/altera/">http://www.deec.uc.pt/~jlobo/altera/</a>

<sup>&</sup>lt;sup>2</sup> Implementação adaptada do livro "Rapid Prototyping of Digital Systems" de Jim Hamblen, baseada modelo descrito no livro "Computer Organization & Design" de Patterson and Hennessy.



Fig. 2. Módulo de topo TOP\_SPIM.VHD e modelo hierárquico da implementação em VHDL.

A implementação do MIPS em VHDL recorre a uma hierarquia de dois níveis (fig. 2), tendo ao topo um VHDL estrutural, TOP\_SPIM.VHD, que interliga os 5 modelos comportamentais que ficam no segundo nível, nomeadamente:

- IFETCH.VHD (Instruction fetch stage): memória de intruções e o PC;
- CONTROL.VHD (Control unit): lógica do controlador do datapath;
- IDECODE.VHD (Decode stage): contém o ficheiro de registos dual-port;
- EXECUTE.VHD (Execute stage): ALU de dados e de endereço de salto;
- DMEMORY.VHD (Data memory stage): memória de dados e I/O mapeado.

Nesta implementação o formato completo de instruções de 32 bits é utilizado, mas o datapath é limitado a 8 bits para permitir a simulação e síntese rápida, e o teste nas placas disponíveis no laboratório. Temos apenas os registos \$R0..\$R7 limitados a 8 bits, a memória de instruções tem apenas 16 elementos, e a memória de dados 4 posições, sendo as duas últimas de I/O mapeado. Após um *reset* cada registo fica com o seu número de índice, e as duas primeiras posições de memória de dados são inicializadas com 0x55, 0xAA, sendo as outras duas posições só de leitura, correspondendo a interruptores da placa.

Para este trabalho apenas será necessário alterar o módulo **IFETCH.VHD** para testar diferentes programas, e o esquemático de topo onde se liga o processador com os diversos módulos para trabalhar com as placas disponíveis no laboratório.

O modelo segue o formato das instruções de 32 bits para MIPS (fig. 3), embora depois o *datapath* seja limitado como referido acima.

| Field Size | 6-bits | 5-bits | 5-bits     | 5-bits                  | 5-bits | 6-bits   |
|------------|--------|--------|------------|-------------------------|--------|----------|
| R-Format   | Opcode | Rs     | Rt         | Rd                      | Shift  | Function |
| - Format   | Opcode | Rs     | Rt         | Address/immediate value |        |          |
| J - Format | Opcode | Bra    | anch targe | t address               |        |          |

Fig. 3. Formato das instruções MIPS de 32 bits

A implementação dada suporta apenas as instruções de Add, Sub, And, Or e Slt de formato R, e Lw, Sw e Beq de formato I, como indicado na figura 4.

| Mnemonic | Format | Opcode Field | <b>Function Field</b> | Instruction      |
|----------|--------|--------------|-----------------------|------------------|
| Add      | R      | 0            | 32                    | Add              |
| Sub      | R      | 0            | 34                    | Subtract         |
| And      | R      | 0            | 36                    | Bitwise And      |
| Or       | R      | 0            | 37                    | Bitwise Or       |
| Slt      | R      | 0            | 42                    | Set if Less Than |
| Lw       | I      | 35           | -                     | Load Word        |
| Sw       | I      | 43           | -                     | Store Word       |
| Beq      | I      | 4            | -                     | Branch on Equal  |

Fig. 4. Instruções implementadas no modelo VHDL do MIPS.

Para escrever um programa temos que ter em conta o formato das instruções e traduzir para código máquina para colocar no módulo **IFETCH.VHD**, como no seguinte exemplo que corresponde à instrução **add \$1,\$2,\$3** <sup>3</sup>:

```
constant mem2 : std_logic_vector(31 downto 0) := (
  To Stdlogicvector(B"000000 00010 00011 00001 00000 100000"));--add $1,$2,$3
```

O módulo recorre a constantes directas em VHDL e não blocos de memória para ocupar menos espaço na FPGA, facilitando a simulação, e libertando espaço para outros elementos que serão implementados na placa de testes DE2 da altera, como a saída VGA, ou memo múltiplos MIPS na mesma FPGA.

\_

<sup>&</sup>lt;sup>3</sup> O valor constante binário indicado em VHDL não pode ter espaços. Neste enunciado foram colocados espaços apenas para facilitar a leitura.



Fig. 5. Módulo TOP\_CYCLONEII.VHD e saída VGA correspondente.

O modulo de topo, **TOP\_SPIM**, e a sua variante com VGA, **TOP\_ CYCLONEII**, colocam nas saídas sinais adicionais para ver o funcionamento do processador. A saída VGA pode assim mostrar os valores hexadecimais dos principais *BUSes* do processador, nomeadamente:

PC: (32bits) program counter com endereço da próxima instrução

INST: (32bits) instrução

REG1: (32 bits) porto1 do ficheiro de registos

REG2: (32 bits) porto2 do ficheiro de registos

ALU: (32 bits) saída da ALU

W.B.: (32 bits) porto de escrita do ficheiro de registos

BRAN: (1bit) controlo de salto

ZERO: (1bit) zero da ALU

MEMR: (1bit) ler de memória

MEMW: (1bit) escrever em memória

CLK: (1bit) *clock* RST: (1bit) *reset* 

Para controlar o funcionamento do processador, temos as teclas de *reset* (KEY[1]) e o *clock* (KEY[0]). Pulsando o *clock* uma vez vamos executar uma nova instrução. O *reset* vai por o PC a zero, coloca 0x55 e 0xAA nas duas primeiras localizações da memória, e cada registo com o valor do seu índice.

### 2. Testar implementação na FPGA

O projecto incluído no arquivo **FPGA\_MIPS.zip** tem como entidade de topo um esquemático **MIPS\_DE2.bdf** com o módulo **TOP\_ CYCLONEII.VHD** ligado aos pinos da DE2. Deve verificar se o *device* corresponde à placa que estiver a utilizar, e recorrer ao ficheiro **DE2\_pin\_assignments.csv** para importar as respectivas atribuição de pinos. O projecto tem outros esquemáticos que irá utilizar mais à frente neste trabalho, que utilizam uma biblioteca de módulos UP-Core da Altera para trabalhar com algumas das funcionalidades da placa DE2 da Altera, como VGA, teclado e rato. Estes módulos estão disponíveis na página da cadeira no woc, **de2.zip**. Os respectivos ficheiros devem ficar nas directoria **C:\altera\##\quartus\libraries\de2** <sup>4</sup>, devendo no projecto indicar a localização da biblioteca para a placa pretendida em **Project > Add/Remove Files in Project > User Libraries (Current Project)**.

Depois de ajustar o projecto para a placa que estiver a utilizar, recompile e programe a placa. Se analisar o conteúdo de IFETCH.VHD encontra o sequinte código VHDL:

```
-- Insert SPIM Machine Language Test Program Here
        constant mem0 : std_logic_vector(31 downto 0) := (
                | op | rs | rt | rd ?addr/immed|
To_Stdlogicvector(B"100011 00000 00010 000000000000000"));
                                                      -- 1w $2,0($0)
         constant mem1 : std_logic_vector(31 downto 0) := (
To Stdlogicvector(B"100011 00000 00011 000000000000001"));
                                                       -- lw $3,1($0)
        constant mem2 : std_logic_vector(31 downto 0) := (
To Stdlogicvector(B"000000 00010 00011 00001 00000 100000"));-- add $1,$2,$3
        constant mem3 : std_logic_vector(31 downto 0) := (
To Stdlogicvector(B"101011 00000 00001 0000000000000011"));
                                                       -- sw $1,3($0)
        constant mem4 : std logic vector(31 downto 0) := (
To Stdlogicvector(B"000100 00001 00010 111111111111111111));
                                                       -- beq $1,$2,-1
        constant mem5 : std logic vector(31 downto 0) := (
To Stdlogicvector(B"000100 00001 00001 111111111111111010"));
                                                       -- beq $1,$1,-6
        constant mem6 : std logic vector(31 downto 0) := (
-- nop
         constant mem7 : std logic vector(31 downto 0) := (
-- nop
```

que corresponde ao seguinte programa:

\_

<sup>&</sup>lt;sup>4</sup> Se não tiver permissões de escrita/leitura pode colocar os ficheiros de2.zip directamente na pasta do seu projecto, não sendo necessário configurar a biblioteca.

Para testar deve primeiro fazer reset, i.e. carregar em reset (KEY[1]) e pulsar o clock (KEY[0]) uma vez, no ecrã deve ver as setas do sinal de clock e reset a variar. O reset vai por o PC a zero, coloca 0x55 e 0xAA nas duas primeiras localizações da memória, e cada registo com o valor do seu índice. Siga passo a passo a execução do programa, tendo em conta o diagrama da figura 1 na interpretação dos diversos sinais visualizados no ecrã.

Para a realização das alíneas seguintes, pode utilizar o mesmo projecto e ir alterando os ficheiros, se criar um novo ficheiro do desenho esquemático do seu circuito, não esquecer de o indicar como o principal do seu projecto (top-level entity), seleccionando essa opção com o botão do lado direito do rato sobre o ficheiro na janela do Project Navigator.

Para a atribuição de pinos da FPGA às entradas e saídas do circuito, utilize nomes de acordo coma lista standard da placa DE2, de forma a recorrer ao ficheiro **DE2\_pin\_assignments.csv** para importar a atribuição de pinos.

### 3. Passar de assembly para código máquina

Converta o seguintes programas para código máquina, edite o ficheiro IFETCH.VHD (guardando a versão anterior com outro nome), recompile e teste na FPGA o seu funcionamento, recordando que ao fazer reset fica com 0x55 e 0xAA nas duas primeiras localizações da memória, e cada registo com o valor do seu índice.

```
1)
  init:
      lw
             $2, 1($0)
             $3, $7, $3
      sub
              $4, $4, $5
      and
             $5, $6, $7
      or
             $6, $2, $1
      add
             $1, $1, init
      beq
2)
    init:
             $2, $1, $3
      sub
             $4, $2, $5
      and
              $5, $2, $6
      or
             $3, $4, $2
      add
              $1, $7, $6
      slt
             $1, $0, init
      beq
```

#### 4. Codificar e testar um ciclo for

Implemente o seguinte ciclo *for* com o modelo do MIPS em VHDL dado, tendo em conta as instruções disponíveis.

```
for($6=10;$6!=0;$6--) {
   $7=$6;
}
```

Para conseguir o valor inicial 10 pode ter que somar dois registos, tendo em conta que após o *reset* eles ficam com o valor do índice.

Compile e teste na placa, vendo na saída VGA o funcionamento passo a passo do programa.

#### DE2\_pin\_assignments.csv

| # Altera's DE2 board | LEDR[16],PIN AE12     | # hex4            |
|----------------------|-----------------------|-------------------|
| # Cyclone II         | <br>LEDR[17],PIN_AD12 | HEX4[0],PIN_U9    |
| # EP2C35F672C6       | # Green LEDs          | HEX4[1],PIN_U1    |
| #                    | LEDG[0],PIN_AE22      | HEX4[2],PIN_U2    |
| To,Location          | LEDG[1],PIN AF22      | HEX4[3],PIN_T4    |
| # push-buttons       | LEDG[2],PIN W19       | HEX4[4],PIN R7    |
| KEY[0],PIN G26       | LEDG[3],PIN V18       | HEX4[5],PIN R6    |
|                      | LEDG[4],PIN U18       | HEX4[6],PIN T3    |
| KEY[2],PIN_P23       | LEDG[5],PIN U17       | # hex5            |
| KEY[3],PIN_W26       | LEDG[6],PIN AA20      | HEX5[0],PIN_T2    |
| # Switches           | LEDG[7],PIN_Y18       | HEX5[1],PIN_P6    |
| SW[0],PIN_N25        | LEDG[8],PIN Y12       | HEX5[2],PIN_P7    |
| SW[1],PIN_N26        | #                     | HEX5[3],PIN_T9    |
| SW[2],PIN_P25        | # 7 segments          | HEX5[4],PIN_R5    |
| SW[3],PIN_AE14       | # hex0                | HEX5[5],PIN_R4    |
| SW[4],PIN_AF14       | HEX0[0],PIN_AF10      | HEX5[6],PIN_R3    |
| SW[5],PIN_AD13       | HEX0[1],PIN_AB12      | # hex6            |
| SW[6],PIN_AC13       | HEX0[2],PIN_AC12      | HEX6[0],PIN_R2    |
| SW[7],PIN_C13        | HEX0[3],PIN_AD11      | HEX6[1],PIN_P4    |
| SW[8],PIN_B13        | HEX0[4],PIN_AE11      | HEX6[2],PIN_P3    |
| SW[9],PIN_A13        | HEX0[5],PIN_V14       | HEX6[3],PIN_M2    |
| SW[10],PIN_N1        | HEX0[6],PIN_V13       | HEX6[4],PIN_M3    |
| SW[11],PIN_P1        | # hex1                | HEX6[5],PIN_M5    |
| SW[12],PIN_P2        | HEX1[0],PIN_V20       | HEX6[6],PIN_M4    |
| SW[13],PIN_T7        | HEX1[1],PIN_V21       | # hex7            |
| SW[14],PIN_U3        | HEX1[2],PIN_W21       | HEX7[0],PIN_L3    |
| SW[15],PIN_U4        | HEX1[3],PIN_Y22       | HEX7[1],PIN_L2    |
| SW[16],PIN_V1        | HEX1[4],PIN_AA24      | HEX7[2],PIN_L9    |
| SW[17],PIN_V2        | HEX1[5],PIN_AA23      | HEX7[3],PIN_L6    |
| # Red LEDs           | HEX1[6],PIN_AB24      | HEX7[4],PIN_L7    |
| LEDR[0],PIN_AE23     | # hex2                | HEX7[5],PIN_P9    |
| LEDR[1],PIN_AF23     | HEX2[0],PIN_AB23      | HEX7[6],PIN_N9    |
| LEDR[2],PIN_AB21     | HEX2[1],PIN_V22       | # 50MHz clock     |
| LEDR[3],PIN_AC22     | HEX2[2],PIN_AC25      | CLOCK_50,PIN_N2   |
| LEDR[4],PIN_AD22     | HEX2[3],PIN_AC26      | # PS2             |
| LEDR[5],PIN_AD23     | HEX2[4],PIN_AB26      | PS2_CLK,PIN_D26   |
| LEDR[6],PIN_AD21     | HEX2[5],PIN_AB25      | PS2_DAT,PIN_C24   |
| LEDR[7],PIN_AC21     | HEX2[6],PIN_Y24       | # VGA             |
| LEDR[8],PIN_AA14     | # hex3                | VGA_R[9],PIN_E10  |
| LEDR[9],PIN_Y13      | HEX3[0],PIN_Y23       | VGA_G[9],PIN_D12  |
| LEDR[10],PIN_AA13    | HEX3[1],PIN_AA25      | VGA_B[9],PIN_B12  |
| LEDR[11],PIN_AC14    | HEX3[2],PIN_AA26      | VGA_HS,PIN_A7     |
| LEDR[12],PIN_AD15    | HEX3[3],PIN_Y26       | VGA_VS,PIN_D8     |
| LEDR[13],PIN_AE15    | HEX3[4],PIN_Y25       | VGA_CLK, PIN_B8   |
| LEDR[14],PIN_AF13    | HEX3[5],PIN_U22       | VGA_BLANK, PIN_D6 |
| LEDR[15],PIN_AE13    | HEX3[6],PIN_W24       |                   |
|                      |                       |                   |